Saltar para:
Logótipo
Você está em: Início » Publicações » Visualização » O Teste de Cartas de Circuito Impresso com BST: Arquitectura de um Controlador Residente e Geração Automática do Programa de Teste

O Teste de Cartas de Circuito Impresso com BST: Arquitectura de um Controlador Residente e Geração Automática do Programa de Teste

Título
O Teste de Cartas de Circuito Impresso com BST: Arquitectura de um Controlador Residente e Geração Automática do Programa de Teste
Tipo
Tese
Ano
1992
Autores
José Martins Ferreira
(Autor)
FEUP
Classificação Científica
CORDIS: Ciências Tecnológicas > Engenharia > Engenharia electrotécnica
FOS: Ciências da engenharia e tecnologias > Engenharia electrotécnica, electrónica e informática
Outras Informações
Resumo (PT): Os níveis de integração e complexidade actualmente proporcionados pela tecnologia microelectrónica, e as novas possibilidades disponíveis para o encapsulamento e montagem de circuitos integrados (CIs), criam grandes dificuldades às técnicas de teste tradicionalmente empregues para cartas de circuito impresso (CCIs). A existência de uma infraestrutura de teste residente na própria CCI a testar constitui uma solução possível, e que veio a ter por expressão principal a tecnologia Boundary Scan Test (BST), aprovada pelo IEEE (norma 1149.1) em 1990. A infraestrutura BST presente numa CCI cria por sua vez condições para o uso de um controlador dedicado, residente na CCI a testar, e cujo conjunto de instruções deverá implementar eficientemente as operações necessárias à realização do teste. A arquitectura deste controlador, e a geração automática do respectivo programa de teste, constituem o tema principal desta tese. A tese tem início com uma introdução ao teste de CCIs digitais, seguida pela apresentação dos conceitos principais da tecnologia BST. O teste de CCIs através da infraestrutura BST é então apresentado, e precede a discussão das questões principais relacionadas com a geração de vectores de teste para CCIs com BST, que inclui uma análise comparativa dos algoritmos destinados à detecção e diagnóstico de curto-circuitos entre ligações. Segue-se a introdução do tema principal da tese, com início por uma apresentação detalhada da arquitectura proposta para o controlador residente. A geração automática do programa de teste é então considerada, incluindo todos os passos necessários à geração do programa de teste final para o controlador. As características deste componente (fabricado em 1,5µ CMOS, com encapsulamento LCC de 68 pinos), e uma aplicação que inclui o programa de teste gerado automaticamente, são também apresentados.
Idioma: Português
Tipo (Avaliação Docente): Científica
Nº de páginas: 310
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Dos mesmos autores

Verification of TPG Procedures for F-BST Boards, relatório R4.3 (1991)
Relatório Técnico
José Martins Ferreira; José Silva Matos; F. Jong
Verification of TPG Procedures for BST Boards with Additional ST-Clusters, relatório R4.4 (1992)
Relatório Técnico
José Martins Ferreira; José Silva Matos; F. Jong
U.Porto no QS World University Rankings by Subject 2015 (2015)
Relatório Técnico
José Manuel Martins Ferreira; Paula Pechincha
Universidade do Porto no Webometrics - Ranking Web of Universities January 2015 (2015)
Relatório Técnico
José Manuel Martins Ferreira; Paula Pechincha

Ver todas (290)

Recomendar Página Voltar ao Topo
Copyright 1996-2024 © Faculdade de Medicina da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z  I Livro de Visitas
Página gerada em: 2024-07-19 às 11:20:34
Política de Utilização Aceitável | Política de Proteção de Dados Pessoais | Denúncias | Política de Captação e Difusão da Imagem Pessoal em Suporte Digital