Saltar para:
Logótipo
Você está em: Início > EEC0056

Projeto de Circuitos VLSI

Código: EEC0056     Sigla: PCVL

Áreas Científicas
Classificação Área Científica
OFICIAL Electrónica e Sistemas Digitais

Ocorrência: 2012/2013 - 2S

Ativa? Sim
Página Web: http://paginas.fe.up.pt/~jcf/ensino/disciplinas/mieec/pcvlsi/2012-13/index.html
Unidade Responsável: Departamento de Engenharia Eletrotécnica e de Computadores
Curso/CE Responsável: Mestrado Integrado em Engenharia Electrotécnica e de Computadores

Ciclos de Estudo/Cursos

Sigla Nº de Estudantes Plano de Estudos Anos Curriculares Créditos UCN Créditos ECTS Horas de Contacto Horas Totais
MIEEC 13 Plano de estudos de Transição a partir de 2010/11 4 - 6 63 162
Plano de estudos oficial 4 - 6 63 162
Mais informaçõesA ficha foi alterada no dia 2013-02-11.

Campos alterados: Resultados de aprendizagem e competências, Fórmula de cálculo da classificação final, Componentes de Avaliação e Ocupação, Programa, Obtenção de frequência

Língua de trabalho

Português - Suitable for English-speaking students

Objetivos

ENQUADRAMENTO

A integração em larga escala (VLSI) de sistemas digitais constitui um dos pilares dos fundamentos tecnológicos que permitem o crescimento económico do qual as sociedades atuais dependem. Os circuitos VLSI têm um papel vital em áreas como telecomunicações, tecnologias da informação, cuidados de saúde, segurança e muitos outros.

OBJETIVOS

Esta unidade curricular permite aos estudante adquirirem conhecimentos básicos sobre os aspetos tecnológicos dos circuitos integrados, bem como o domínio das técnicas de projecto correspondentes, por forma a que sejam capazes de conceber e realizar circuitos integrados digitais em tecnologia CMOS. Os estudantes adquirem experiência prática com o fluxo de projeto e as ferramentas de CAD usadas no desenvolvimento de sistemas integrados complexos. 

DISTRIBUIÇÃO PERCENTUAL

  • Componente científica: 60%
  • Componente tecnológica: 40%

Resultados de aprendizagem e competências

Após completar esta unidade curricular, os estudantes serão capazes de:

  1. descrever e explicar o fluxo de projeto para circuitos integrados digitais (da descrição em HDL até à validação "Post-layout") [conhecimento & compreensão];
  2. identificar e caraterizar as principais alternativas tecnológicas de implementação de ASIC/SOC [conhecimento & compreensão]
  3. aplicar modelo de 1ª ordem do transístor MOS na análise e projeto de circuitos digitais [análise de engenharia & projeto];
  4. explicar e aplicar modelos das interligações [conhecimento & compreensão, análise de engenharia & projeto];
  5. utilizar o simulador SPICE para analisar e projetar portas lógicas [análise de engenharia & projeto];
  6. explicar e avaliar o comportamento elétrico e temporal das principais famílias lógicas CMOS [análise de engenharia];
  7. projetar células lógicas incluindo simulação, "layout" e simulação "post-layout" [projeto de engenharia];
  8. utilizar um fluxo de projeto comercial para sintetizar um circuito digital a partir de uma descrição em Verilog [projeto de engenharia];
  9. explicar e aplicar o método do "esforço lógico" para dimensionamento de portas lógicas [conhecimento & compreensão, análise de engenharia, projeto de engenharia];
  10. identificar e explicar os princípios básicos do projeto de circuitos digitais de baixa potência [conhecimento & compreensão].

Competências transferíveis: Todas as atividades de projeto são realizadas em grupo. Os projetos de maior dimensão requerem a gestão cuidadosa do processo de desenvolvimento.

Modo de trabalho

Presencial

Pré-requisitos (conhecimentos prévios) e co-requisitos (conhecimentos simultâneos)

EEC0028: operação dos transístores MOS.

EEC0006: portas lógicas; sistemas digitais combinatórios e sequenciais.

Programa


  1. Introdução ao circuitos digitais de elevado nível de integração: modelos, tarefas e ferramentas. Fluxos de projeto "standard-cell" (baseado em células lógicas) e "full-custom".

  2. Aspetos básicos de tecnologia CMOS (processo de fabrico e regras de projeto) e do comportamento lógico e elétrico dos circuitos. Modelação de transístores MOS de pequenas dimensões. Modelação de interligações.

  3. Circuitos lógicos combinatórios e sequenciais: técnicas de implementação de circuitos estáticos e dinâmicos. Dimensionamento de portas lógicas.

  4. Princípios gerais de circuitos digitais de baixo consumo.

  5. Blocos de memória e outras estruturas regulares.

  6. Ferramentas de apoio ao projeto "full-custom": simulação analógica (HSPICE), edição de "layout" (Virtuoso Layout Editor).

  7. Implementação de CIs de aplicação específica baseados em "standard cells": "floorplanning", colocação e encaminhamento, síntese de rede de distribuição de sinal de relógio, extração e verificação.

  8. Ferramentas de apoio ao projecto de CIs de aplicação específica baseados em "standard cells".

Bibliografia Obrigatória

Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolic; Digital Integrated Circuits: A Design Perspective, Prentice-Hall, 2003. ISBN: 0-13-090996-3 (2ª edição; existe também em castelhano)

Bibliografia Complementar

Neil Weste, David Harris; CMOS VLSI Design: A Circuits and Systems Perspective, 4ed, Addison-Wesley, 2010. ISBN: 0321547748
Erik Brunvand; Digital VLSI Chip Design with Cadence and Synopsys CAD Tools, Addison-Wesley, 2009. ISBN: 0321547993
Michael J. S. Smith; Application-Specific Integrated Circuits, Addison-Wesley, 1997. ISBN: 0-201-50022-1

Métodos de ensino e atividades de aprendizagem

Nas aulas teóricas é apresentada a matéria fundamental e são discutidos aspectos relevantes relacionados com os trabalhos propostos.

As aulas práticas são utilizadas para a execução de trabalhos práticos de concepção e projecto de circuitos CMOS digitais, bem como para a realização de exercícios práticos de avaliação. Os estduantes realizam também um trabalho de projeto (em grupos de dois),

As aulas práticas também são usadas para fazer o acompanhamento de um projeto de desenho e validação de um circuito complexo.

Software

Cadence Encounter
Cadence IC Station (Layout design, physical synthesis)
Synopsys Design Compiler

Palavras Chave

Ciências Tecnológicas > Engenharia > Engenharia electrónica
Ciências Tecnológicas > Tecnologia > Micro-tecnologia > Módulos de sub-sistemas
Ciências Tecnológicas > Tecnologia > Micro-tecnologia > Micro-sistemas

Tipo de avaliação

Avaliação distribuída com exame final

Componentes de Avaliação

Descrição Tipo Tempo (Horas) Peso (%) Data Conclusão
Participação presencial (estimativa) Participação presencial 68,00
Exercício prático 1 Teste 2,00 8,30
Exercício prático 2 Teste 2,00 8,30
Exercício prático 3 Teste 2,00 8,40
Exame Exame 3,00 50,00
Projeto de circuito Trabalho escrito 40,00 25,00
Total: - 100,00

Componentes de Ocupação

Descrição Tipo Tempo (Horas) Data Conclusão
Estudo autónomo Estudo autónomo 45
Total: 45,00

Obtenção de frequência

O número de faltas não deve ultrapassar 25% das aulas previstas.

Fórmula de cálculo da classificação final

A avaliação tem as seguintes componentes:

  • um trabalho prático (T)
  • três exercícios práticos (P1, P2, P3)
  • exame final (E)

Qualquer componente não realizada vale zero.

A avaliação distribuída é composta pelo trabalho prático e pelos três exercícios práticos (a realizar nas aulas de laboratório).

A nota da avaliação distribuída é calculada:

NDist = 0,5 x T + 0,5 x (P1+P2+P3)/3

A classificação final é dada por:

NFinal = 0,6 x NDist + 0,4 x E

em que E é a nota do exame final.

Para a obtenção de aprovação é necessário satisfazer todas as condições seguintes:

  • NDist >= 8,0
  • E >= 7,5
  • NFinal >= 10

Exame final de 2:30H com consulta de apontamentos.

Avaliação especial (TE, DA, ...)

Exame especial que abarca a totalidade da matéria das aulas teóricas e práticas (3:00H, com consulta).

Melhoria de classificação

Melhoria da nota de exame: prova de caraterísticas similares à do exame.

Recomendar Página Voltar ao Topo
Copyright 1996-2024 © Faculdade de Engenharia da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z  I Livro de Visitas
Página gerada em: 2024-07-19 às 20:25:49 | Política de Utilização Aceitável | Política de Proteção de Dados Pessoais | Denúncias