Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Você está em: Início > Publicações > Visualização > Erlang Inspired Hardware
Mapa das Instalações
Edifício Principal | Main Building Edifício Pós-Graduações | Post-Graduate Building

Erlang Inspired Hardware

Título
Erlang Inspired Hardware
Tipo
Artigo em Livro de Atas de Conferência Internacional
Ano
2010
Autores
Ferreira, P
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Ver página do Authenticus Sem ORCID
Ata de Conferência Internacional
Páginas: 244-246
20th International Conference on Field Programmable Logic and Applications, FPL 2010
Milano, 31 August 2010 through 2 September 2010
Indexação
Publicação em Scopus Scopus - 0 Citações
Classificação Científica
FOS: Ciências da engenharia e tecnologias > Engenharia electrotécnica, electrónica e informática
CORDIS: Ciências Tecnológicas > Engenharia > Engenharia de computadores ; Ciências Tecnológicas > Engenharia > Engenharia electrónica
Outras Informações
ID Authenticus: P-007-XE1
Abstract (EN): The Erlang programming language is a concurrency oriented functional language, based on the notion of independent processes and uses message passing for communication between processes. It is specially adapted to the realization of highly reliable distributed systems. In this paper it is analyzed the use of the Erlang's computational paradigm for the design and implementation of application specific heterogeneous computational systems. The main objective is to use for the low level implementation the same computational model used in high level view of the system. This will allow an easier and faster design space exploration and optimization. © 2010 IEEE.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Das mesmas áreas científicas

Transparent Trace-Based Binary Acceleration for Reconfigurable HW/SW Systems (2013)
Artigo em Revista Científica Internacional
João Bispo; Nuno Paulino; João Cardoso; João Canas Ferreira
Run-time generation of partial FPGA configurations for subword operations (2012)
Artigo em Revista Científica Internacional
Silva, ML; João Canas Ferreira
Translating a Hash Function from Software to Hardware: A Functional Programming Approach (2012)
Artigo em Livro de Atas de Conferência Nacional
Paulo Ferreira; João Canas Ferreira; José Carlos Alves
The Performance Impact when Optimizing Mapping Algorithms for an FPGA-based Mobile Robot (2010)
Artigo em Livro de Atas de Conferência Nacional
Manuel Luís C. Reis; João M. P. Cardoso; João P. C. Ferreira
Real-Time Stereo Matching on FPGA (2010)
Artigo em Livro de Atas de Conferência Nacional
Carlos Resende; João Canas Ferreira

Ver todas (15)

Recomendar Página Voltar ao Topo
Copyright 1996-2024 © Faculdade de Economia da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z  I Livro de Visitas
Página gerada em: 2024-10-01 às 16:28:42 | Política de Utilização Aceitável | Política de Proteção de Dados Pessoais | Denúncias
SAMA2