Go to:
Logótipo
Esta página em português Ajuda Autenticar-se
Formação Online da Biblioteca novembro a janeiro
You are here: Start > João Canas Ferreira

João Canas Ferreira

Fotografia de João Paulo de Castro Canas Ferreira
Name: João Paulo de Castro Canas Ferreira Ligação à página pessoal de João Paulo de Castro Canas Ferreira
Sigla: JCF
Estado: Active
R-000-7A5
0000-0001-7471-3888
6212-EC08-4D6C
7403252405
Email Institucional: jcf@fe.up.pt
Voip: 3367
Extensão Telefónica: 3367
Salas: I237

Funções

Categoria: Professor Associado
Carreira: Pessoal Docente de Universidades
Professional Group: Docente
Department: Department of Electrical and Computer Engineering

Cargos

Cargo Data de Início
Member of the Teaching Standards Committee 2019-12-09
Member of the Department Council Departamento de Engenharia Eletrotécnica e de Computadores 2019-02-15
Integrated Masters Integrated Masters Course Director Mestrado Integrado em Engenharia Electrotécnica e de Computadores 2018-08-17
Master Master Course Director Mestrado em Engenharia Eletrotécnica e de Computadores 2021-05-12
Chairman of the Scientific Committee Mestrado Integrado em Engenharia Electrotécnica e de Computadores 2018-08-17
Chairman of the Scientific Committee Mestrado em Engenharia Eletrotécnica e de Computadores 2021-05-12
Member of the Scientific Committee Mestrado Integrado em Engenharia Informática e Computação 2015-04-23
Chairman of the Program Follow-up Committee Mestrado Integrado em Engenharia Electrotécnica e de Computadores 2018-08-17
Chairman of the Program Follow-up Committee Mestrado em Engenharia Eletrotécnica e de Computadores 2021-05-12

Apresentação Pessoal

I am associate professor (with tenure)  at FEUP and senior researcher at  INESC TEC (Centre for Telecommunications and Multimedia).

My research interests center around the design of dedicated digital systems for complex and demanding embedded applications. I'm particularly interested in three areas:
  1. FPGA-based reconfigurable computing
  2. hardware acceleration of embedded systems
  3. hardware for embedded machine learning
Some concrete research topics are:
  • dynamic reconfiguration of FPGAs
  • generation of FPGA configurations at run-time
  • fast physical synthesis for digital circuits
  • virtual programmable hardware architectures
  • transparent task migration from software→hardware
If you interested in these or similar subjects, just get in touch!

Research

Categoria: Membro Integrado
Research and Development Centre: INESC TEC - INESC Tecnologia e Ciência
Interface Institute: Instituto de Engenharia de Sistemas e Computadores, Tecnologia e Ciência
Recommend this page Top
Copyright 1996-2022 © Faculdade de Engenharia da Universidade do Porto  I Terms and Conditions  I Accessibility  I Index A-Z  I Guest Book
Page generated on: 2022-01-27 at 04:22:11