Saltar para:
Logótipo
Você está em: Início > Publicações > Visualização > Support for partial run-time reconfiguration of platform FPGAs

Support for partial run-time reconfiguration of platform FPGAs

Título
Support for partial run-time reconfiguration of platform FPGAs
Tipo
Artigo em Revista Científica Internacional
Ano
2006
Autores
Miguel Lino Magalhães da Silva
(Autor)
FEUP
Ver página pessoal Sem permissões para visualizar e-mail institucional Pesquisar Publicações do Participante Sem AUTHENTICUS Sem ORCID
Revista
Vol. 52 12
Páginas: 709-726
ISSN: 1383-7621
Editora: Elsevier
Indexação
Classificação Científica
FOS: Ciências da engenharia e tecnologias > Engenharia electrotécnica, electrónica e informática
CORDIS: Ciências Tecnológicas > Engenharia > Engenharia electrotécnica
Outras Informações
ID Authenticus: P-004-FW4
Abstract (EN): Run-time partial reconfiguration of programmable hardware devices can be applied to enhance many applications in high-end embedded systems, particularly those that employ recent platform FPGAs. The effective use of this approach is often hampered by the complexity added to the system development process and by limited tool support. The paper is concerned with several aspects related to the effective exploitation of run-time partial reconfiguration, with particular emphasis on the generation of partial configurations and the run-time utilisation of the reconfigurable resources. The paper presents an approach inspired by the traditional software development: partial configurations are produced by assembling components from a previously created library, thus enabling the embedded application developer to produce the configuration data required for run-time modifications with less effort than is needed with the conventional design flow. A tool that supports this approach is also described. A second set of issues is addressed by a run-time support library that provides facilities for managing the hardware reconfiguration process and the communication with the reconfigured circuits. The use of run-time partial reconfiguration requires a high level of system support. The paper describes one possible approach, presenting a demonstration system developed to support the present work and characterising its performance. In order to clarify the advantages of the approach to run-time reconfiguration discussed in the paper, two small case studies are described, the first on the use of dedicated datapaths for subword operations and the second on two-dimensional pattern-matching for bilevel images. Timing measurements for both cases are included.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Contacto: jcf@fe.up.pt
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Dos mesmos autores

Development of Applications with Run-Time Support for Dynamic Reconfiguration (2005)
Artigo em Livro de Atas de Conferência Nacional
Miguel Silva; João Canas Ferreira
A Comparison of Two Dynamically Reconfigurable System Implementations on Platform FPGAs (2006)
Artigo em Livro de Atas de Conferência Nacional
Miguel Silva; João Canas Ferreira
Using a tightly-coupled pipeline in dynamically reconfigurable platform FPGAs (2005)
Artigo em Livro de Atas de Conferência Internacional
Miguel Lino Magalhães da Silva; João Paulo de Castro Canas Ferreira
Run-time reconfiguration support for FPGAs with embedded CPUs : the hardware layer (2005)
Artigo em Livro de Atas de Conferência Internacional
João Paulo de Castro Canas Silva; Miguel Lino Magalhães da Ferreira
Run-time Generation of Partial Configurations for Arithmetic Expressions (2010)
Artigo em Livro de Atas de Conferência Internacional
Miguel L. Silva; João Canas Ferreira; Miguel L. Silva

Ver todas (7)

Da mesma revista

Special issue on design of algorithms and architectures for signal and image processing (2017)
Outra Publicação em Revista Científica Internacional
Gorgon, M; João M. P. Cardoso; Gohringer, D; Indrusiak, LS
Introduction to the special issue on architecture of computing systems (2017)
Outra Publicação em Revista Científica Internacional
Hannig, F; João M. P. Cardoso; Fey, D
Scalable Hardware Architecture for Disparity Map Computation and Object Location in Real-Time (2013)
Artigo em Revista Científica Internacional
Pedro Santos; João Canas Ferreira; José Silva Matos
Run-time generation of partial FPGA configurations (2012)
Artigo em Revista Científica Internacional
Miguel L. Silva; João Canas Ferreira
Run-time generation of partial FPGA configurations (2012)
Artigo em Revista Científica Internacional
Silva, ML; João Canas Ferreira

Ver todas (12)

Recomendar Página Voltar ao Topo
Copyright 1996-2025 © Faculdade de Medicina Dentária da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z  I Livro de Visitas
Página gerada em: 2025-07-01 às 12:36:16 | Política de Utilização Aceitável | Política de Proteção de Dados Pessoais | Denúncias