Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Logótipo
Você está em: Início > Publicações > Visualização > Run-time generation of partial FPGA configurations for subword operations

Run-time generation of partial FPGA configurations for subword operations

Título
Run-time generation of partial FPGA configurations for subword operations
Tipo
Artigo em Revista Científica Internacional
Ano
2012
Autores
Silva, ML
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Sem AUTHENTICUS Sem ORCID
Revista
Vol. 36
Páginas: 365-374
ISSN: 0141-9331
Editora: Elsevier
Classificação Científica
FOS: Ciências da engenharia e tecnologias > Engenharia electrotécnica, electrónica e informática
CORDIS: Ciências Tecnológicas > Engenharia > Engenharia electrónica ; Ciências Tecnológicas > Engenharia > Engenharia de computadores
Outras Informações
ID Authenticus: P-002-894
Abstract (EN): Instructions for concurrent processing of smaller data units than whole CPU words are useful in areas like multimedia processing and cryptography. Since the processors used in FPGA-based embedded systems lack support for such applications, this paper proposes mapping sequences of subword operations to a set of hardware components and generating the corresponding FPGA partial configurations at run-time. The technique is aimed at adaptive embedded systems that employ run-time reconfiguration to achieve high flexibility and performance. New partial configurations for circuits implementing sets of subword operations are created by merging together the relocated partial configurations of the hardware components (from a predefined library), and the configurations of the switch matrices used for the connections between the components. The paper presents and discusses results obtained for a 300 MHz PowerPC CPU in a Virtex-II Pro platform FPGA. For the set of benchmarks analyzed, the complete configuration creation process takes between 1 s and 24 s. The run-time generated hardware versions achieve speed-ups between 11 and 73 over the software versions.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Nº de páginas: 10
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Dos mesmos autores

Run-time generation of partial FPGA configurations (2012)
Artigo em Revista Científica Internacional
Silva, ML; João Canas Ferreira
Generation of hardware modules for run-time reconfigurable hybrid CPU/FPGA systems (2007)
Artigo em Revista Científica Internacional
Silva, ML; João Canas Ferreira
Using a tightly-coupled pipeline in dynamically reconfigurable platform FPGAs (2005)
Artigo em Livro de Atas de Conferência Internacional
Silva, ML; João Canas Ferreira
Creation of Partial FPGA Configurations at Run-Time (2010)
Artigo em Livro de Atas de Conferência Internacional
Silva, ML; João Canas Ferreira

Das mesmas áreas científicas

Transparent Trace-Based Binary Acceleration for Reconfigurable HW/SW Systems (2013)
Artigo em Revista Científica Internacional
João Bispo; Nuno Paulino; João Cardoso; João Canas Ferreira
Translating a Hash Function from Software to Hardware: A Functional Programming Approach (2012)
Artigo em Livro de Atas de Conferência Nacional
Paulo Ferreira; João Canas Ferreira; José Carlos Alves
The Performance Impact when Optimizing Mapping Algorithms for an FPGA-based Mobile Robot (2010)
Artigo em Livro de Atas de Conferência Nacional
Manuel Luís C. Reis; João M. P. Cardoso; João P. C. Ferreira
Real-Time Stereo Matching on FPGA (2010)
Artigo em Livro de Atas de Conferência Nacional
Carlos Resende; João Canas Ferreira
Improving Run-Time Creation of Partial FPGA Configurations (2011)
Artigo em Livro de Atas de Conferência Nacional
Miguel L. Silva; João Canas Ferreira

Ver todas (15)

Da mesma revista

MICPRO DSD 2015 special issue (2017)
Outra Publicação em Revista Científica Internacional
João Canas Ferreira; Kitsos, P
The ANTAREX domain specific language for high performance computing (2019)
Artigo em Revista Científica Internacional
Silvano, C; Agosta, G; Bartolini, A; Beccari, AR; Benini, L; Besnard, L; João Bispo; Cmar, R; João M. P. Cardoso; Cavazzoni, C; Cesarini, D; Cherubin, S; Ficarelli, F; Gadioli, D; Golasowski, M; Libri, A; Martinovic, J; Palermo, G; Pinto, P; Rohou, E...(mais 2 autores)
Real-time fault injection using enhanced on-chip debug infrastructures (2011)
Artigo em Revista Científica Internacional
José Martins Ferreira; André V. Fidalgo; Manuel G. Gericota; Gustavo R. Alves
Pipelining data-dependent tasks in FPGA-based multicore architectures (2016)
Artigo em Revista Científica Internacional
Azarian, A; João M. P. Cardoso
Controlling a complete hardware synthesis toolchain with LARA aspects (2013)
Artigo em Revista Científica Internacional
João M. P. Cardoso; Carvalho, T; Coutinho, JGF; Nobre, R; Nane, R; Diniz, PC; Petrov, Z; Luk, W; Bertels, K

Ver todas (7)

Recomendar Página Voltar ao Topo
Copyright 1996-2024 © Faculdade de Psicologia e de Ciências da Educação da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z  I Livro de Visitas
Página gerada em: 2024-08-17 às 11:26:12 | Política de Utilização Aceitável | Política de Proteção de Dados Pessoais | Denúncias