Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Logótipo
Você está em: Início > Publicações > Visualização > Translating a Hash Function from Software to Hardware: A Functional Programming Approach

Translating a Hash Function from Software to Hardware: A Functional Programming Approach

Título
Translating a Hash Function from Software to Hardware: A Functional Programming Approach
Tipo
Artigo em Livro de Atas de Conferência Nacional
Ano
2012
Autores
Paulo Ferreira
(Autor)
FEUP
Ver página pessoal Sem permissões para visualizar e-mail institucional Pesquisar Publicações do Participante Sem AUTHENTICUS Sem ORCID
Ata de Conferência Nacional
Páginas: 35-41
VIII Jornadas sobre Sistemas Reconfiguráveis (REC 2012)
Lisboa, Portugal, 9 a 10 de Fevereiro de 2012
Classificação Científica
FOS: Ciências da engenharia e tecnologias > Engenharia electrotécnica, electrónica e informática
CORDIS: Ciências Tecnológicas > Engenharia > Engenharia electrónica ; Ciências Tecnológicas > Engenharia > Engenharia de computadores
Outras Informações
Abstract (EN): The use of concurrent functional languages in embedded systems offers advantages related to code size, simplicity and ease of maintenance. But, a performance decrease is also a normal side effect of the use of high level languages. This is aggravated in embedded reconfigurable systems with CPUs of limited performance, and to overcome this some of the computational tasks can be delegated to dedicated hardware, to improve the global performance of the systems. This paper describes the implementation of a cryptographic core, using the high level structure of the original software as a template for building the custom hardware, and the analysis of the possible methods of interconnection using a soft core based reconfigurable system.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Dos mesmos autores

Computational block templates using functional programming models (2013)
Artigo em Livro de Atas de Conferência Nacional
Paulo Ferreira; João Canas Ferreira; José Carlos Alves
Arquitecturas Paralelas Heterogéneas em Sistemas Reconfiguráveis (2008)
Artigo em Livro de Atas de Conferência Nacional
Paulo Ferreira; J. Canas Ferreira; José C. Alves

Das mesmas áreas científicas

Transparent Trace-Based Binary Acceleration for Reconfigurable HW/SW Systems (2013)
Artigo em Revista Científica Internacional
João Bispo; Nuno Paulino; João Cardoso; João Canas Ferreira
Run-time generation of partial FPGA configurations for subword operations (2012)
Artigo em Revista Científica Internacional
Silva, ML; João Canas Ferreira
The Performance Impact when Optimizing Mapping Algorithms for an FPGA-based Mobile Robot (2010)
Artigo em Livro de Atas de Conferência Nacional
Manuel Luís C. Reis; João M. P. Cardoso; João P. C. Ferreira
Real-Time Stereo Matching on FPGA (2010)
Artigo em Livro de Atas de Conferência Nacional
Carlos Resende; João Canas Ferreira
Improving Run-Time Creation of Partial FPGA Configurations (2011)
Artigo em Livro de Atas de Conferência Nacional
Miguel L. Silva; João Canas Ferreira

Ver todas (15)

Recomendar Página Voltar ao Topo
Copyright 1996-2024 © Faculdade de Psicologia e de Ciências da Educação da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z  I Livro de Visitas
Página gerada em: 2024-08-17 às 13:25:45 | Política de Utilização Aceitável | Política de Proteção de Dados Pessoais | Denúncias