Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Você está em: Início > Publicações > Visualização > Ultra Short Cycle Protocol for Partly Decentralized Control Applications

Publicações

Ultra Short Cycle Protocol for Partly Decentralized Control Applications

Título
Ultra Short Cycle Protocol for Partly Decentralized Control Applications
Tipo
Artigo em Livro de Atas de Conferência Internacional
Ano
2017
Autores
Correa, TP
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Sem AUTHENTICUS Sem ORCID
Ata de Conferência Internacional
22nd IEEE International Conference on Emerging Technologies and Factory Automation (ETFA)
Limassol, CYPRUS, SEP 12-15, 2017
Indexação
Publicação em ISI Web of Knowledge ISI Web of Knowledge - 0 Citações
Outras Informações
ID Authenticus: P-00N-SHZ
Abstract (EN): This paper presents a time-triggered protocol designed for decentralized control applications that use Ethernet line or ring networks. The protocol was developed based on the requirements of Modular Multilevel Converters currently used in electric power systems. It reduces the nodes forwarding delay and cycle time to a minimum by exploring the combination of a global set-point dissemination with distributed local adjustments. We have validated the overall concept with an OMNeT++ model and tested the forwarding implementation using a Field Programmable Gate Array. A comparison with EtherCAT, Profinet IRT and VABs shows that the proposed protocol has shorter cycle times.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Nº de páginas: 5
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Dos mesmos autores

Hardware Support to Minimize the End-to-End Delay in Ethernet-Based Ring Networks (2019)
Artigo em Revista Científica Internacional
Correa, TP; Luis Almeida
DiSortNet: A Network Protocol With Distributed Sorting for Modular Multilevel Converters (2022)
Artigo em Revista Científica Internacional
Correa, TP; Luis Almeida
Hardware/Software Implementation Factors Influencing Ethernet Latency (2018)
Artigo em Livro de Atas de Conferência Internacional
Correa, TP; Luis Almeida; Bueno Pena, EB
Recomendar Página Voltar ao Topo
Copyright 1996-2025 © Faculdade de Direito da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z
Página gerada em: 2025-10-08 às 22:23:43 | Política de Privacidade | Política de Proteção de Dados Pessoais | Denúncias | Livro Amarelo Eletrónico