Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Você está em: Início > Publicações > Visualização > Coarse/Fine-grained Approaches for Pipelining Computing Stages in FPGA-Based Multicore Architectures

Publicações

Coarse/Fine-grained Approaches for Pipelining Computing Stages in FPGA-Based Multicore Architectures

Título
Coarse/Fine-grained Approaches for Pipelining Computing Stages in FPGA-Based Multicore Architectures
Tipo
Artigo em Livro de Atas de Conferência Internacional
Ano
2014
Autores
Azarian, A
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Ver página do Authenticus Sem ORCID
Ata de Conferência Internacional
Páginas: 266-278
20th Euro-Par International Workshops
Porto, PORTUGAL, AUG 25-26, 2014
Outras Informações
ID Authenticus: P-00A-4JB
Abstract (EN): In recent years, there has been increasing interest on using task-level pipelining to accelerate the overall execution of applications mainly consisting of producer/consumer tasks. This paper presents coarse/fine-grained data flow synchronization approaches to achieve pipelining execution of the producer/consumer tasks in FPGA-based multicore architectures. Our approaches are able to speedup the overall execution of successive, data-dependent tasks, by using multiple cores and specific customization features provided by FPGAs. An important component of our approach is the use of customized inter-stage buffer schemes to communicate data and to synchronize the cores associated to the producer/consumer tasks. The experimental results show the feasibility of the approach when dealing with producer/consumer tasks with out-of-order communication and reveal noticeable performance improvements for a number of benchmarks over a single core implementation and not using task-level pipelining.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Nº de páginas: 13
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Dos mesmos autores

Pipelining data-dependent tasks in FPGA-based multicore architectures (2016)
Artigo em Revista Científica Internacional
Azarian, A; João M. P. Cardoso
Reducing Misses to External Memory Accesses in Task-Level Pipelining (2015)
Artigo em Livro de Atas de Conferência Internacional
Azarian, A; João M. P. Cardoso
An FPGA-based multi-core approach for pipelining computing stages (2013)
Artigo em Livro de Atas de Conferência Internacional
Azarian, A; João M. P. Cardoso; Werner, S; Becker, J
Recomendar Página Voltar ao Topo
Copyright 1996-2025 © Faculdade de Direito da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z
Página gerada em: 2025-07-30 às 20:52:25 | Política de Privacidade | Política de Proteção de Dados Pessoais | Denúncias