Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Você está em: Início > Publicações > Visualização > Techniques for Dynamically Mapping Computations to Coprocessors

Publicações

Techniques for Dynamically Mapping Computations to Coprocessors

Título
Techniques for Dynamically Mapping Computations to Coprocessors
Tipo
Artigo em Livro de Atas de Conferência Internacional
Ano
2011
Ata de Conferência Internacional
Páginas: 505-508
2011 International Conference on Reconfigurable Computing and FPGAs, ReConFig 2011
Cancun, Quintana Roo, 30 November 2011 through 2 December 2011
Indexação
Outras Informações
ID Authenticus: P-008-2EN
Abstract (EN): In embedded reconfigurable computing systems, general purpose processors (GPPs) are typically extended with coprocessors to meet specific goals, such as higher performance and/or energy savings. Coprocessors can range from specialized modules which execute a specific task to reconfigurable arrays of ALUs. This paper presents our ongoing work on techniques to dynamically offload computations being executed by a GPP to a coprocessor. We present our method for identifying repetitive instruction traces, named as Mega blocks, as well as transformations which can be applied over those Mega blocks. We also present a proof-of-concept implementation of a system which transparently moves computations from a GPP to a Specialized Reconfigurable Array (SRA). Finally, we present our current and planned work. © 2011 IEEE.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Dos mesmos autores

The ANTAREX domain specific language for high performance computing (2019)
Artigo em Revista Científica Internacional
Silvano, C; Agosta, G; Bartolini, A; Beccari, AR; Benini, L; Besnard, L; João Bispo; Cmar, R; João M. P. Cardoso; Cavazzoni, C; Cesarini, D; Cherubin, S; Ficarelli, F; Gadioli, D; Golasowski, M; Libri, A; Martinovic, J; Palermo, G; Pinto, P; Rohou, E...(mais 2 autores)
Synthesis of regular expressions for FPGAs (2008)
Artigo em Revista Científica Internacional
João Bispo; João M. P. Cardoso
Synthesis of Regular Expressions for FPGAs (2008)
Artigo em Revista Científica Internacional
João Bispo; João M. P. Cardoso
Source-to-source compilation targeting OpenMP-based automatic parallelization of C applications (2020)
Artigo em Revista Científica Internacional
Hamid Arabnejad; João Bispo; João M. P. Cardoso; Jorge Manuel Gomes Barbosa
Pegasus: Performance Engineering for Software Applications Targeting HPC Systems (2020)
Artigo em Revista Científica Internacional
Pedro Pinto; João Bispo; João M. P. Cardoso; Jorge Manuel Gomes Barbosa; Davide Gadioli; Gianluca Palermo; Jan Martinovic; Martin Golasowski; Katerina Slaninova; Radim Cmar; Cristina Silvano

Ver todas (47)

Recomendar Página Voltar ao Topo
Copyright 1996-2025 © Faculdade de Direito da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z
Página gerada em: 2025-09-23 às 04:42:00 | Política de Privacidade | Política de Proteção de Dados Pessoais | Denúncias | Livro Amarelo Eletrónico