Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Você está em: Início > Publicações > Visualização > Reducing Misses to External Memory Accesses in Task-Level Pipelining

Reducing Misses to External Memory Accesses in Task-Level Pipelining

Título
Reducing Misses to External Memory Accesses in Task-Level Pipelining
Tipo
Artigo em Livro de Atas de Conferência Internacional
Ano
2015
Autores
Azarian, A
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Ver página do Authenticus Sem ORCID
Ata de Conferência Internacional
Páginas: 1422-1425
IEEE International Symposium on Circuits and Systems (ISCAS)
Lisbon, PORTUGAL, MAY 24-27, 2015
Indexação
Publicação em ISI Web of Knowledge ISI Web of Knowledge - 0 Citações
Publicação em Scopus Scopus - 0 Citações
Outras Informações
ID Authenticus: P-00G-SYF
Abstract (EN): Recently, researchers have shown an increased interest in using task-level pipelining to accelerate the overall execution of applications mainly consisting of producer-consumer tasks. This paper proposes optimization techniques for enhancing our approach to pipeline the execution of producer-consumer tasks in FPGA-based multicore architectures with reductions in the number of accesses to external memory. Our approach is able to speedup the overall execution of successive, data-dependent tasks, by using multiple cores and specific customization features provided by FPGAs. We evaluate the impact in the performance of task-level pipelining when using different hash functions and optimization schemes in the inter stage buffer (ISB). The optimizations proposed in this paper were evaluated with FPGA implementations. The experimental results show the efficiency of a simple scheme to reduce external memory accesses and the suitability of the hash function being used. Furthermore, the results reveal noticeable performance improvements for the set of benchmarks being used.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Nº de páginas: 4
Documentos
Não foi encontrado nenhum documento associado à publicação.
Publicações Relacionadas

Dos mesmos autores

Pipelining data-dependent tasks in FPGA-based multicore architectures (2016)
Artigo em Revista Científica Internacional
Azarian, A; João M. P. Cardoso
Coarse/Fine-grained Approaches for Pipelining Computing Stages in FPGA-Based Multicore Architectures (2014)
Artigo em Livro de Atas de Conferência Internacional
Azarian, A; João M. P. Cardoso
An FPGA-based multi-core approach for pipelining computing stages (2013)
Artigo em Livro de Atas de Conferência Internacional
Azarian, A; João M. P. Cardoso; Werner, S; Becker, J
Recomendar Página Voltar ao Topo
Copyright 1996-2025 © Centro de Desporto da Universidade do Porto I Termos e Condições I Acessibilidade I Índice A-Z
Página gerada em: 2025-10-24 às 04:14:56 | Política de Privacidade | Política de Proteção de Dados Pessoais | Denúncias | Livro Amarelo Eletrónico