Saltar para:
Logótipo
This page in english Ajuda Autenticar-se
Acesso ao Finantial Times
Você está em: Início > João Cardoso
Autenticação




Mapa das Instalações
Edifício A (Administração) Edifício B (Aulas) - Bloco I Edifício B (Aulas) - Bloco II Edifício B (Aulas) - Bloco III Edifício B (Aulas) - Bloco IV Edifício C (Biblioteca) Edifício D (CICA) Edifício E (Química) Edifício F (Minas e Metalurgia) Edifício F (Minas e Metalurgia) Edifício G (Civil) Edifício H (Civil) Edifício I (Electrotecnia) Edifício J (Electrotecnia) Edifício K (Pavilhão FCNAUP) Edifício L (Mecânica) Edifício M (Mecânica) Edifício N (Garagem) Edifício O (Cafetaria) Edifício P (Cantina) Edifício Q (Central de Gases) Edifício R (Laboratório de Engenharia do Ambiente) Edifício S (INESC) Edifício T (Torre do INEGI) Edifício U (Nave do INEGI) Edifício X (Associação de Estudantes)

João Cardoso

Fotografia de João Manuel Paiva Cardoso
Nome: João Manuel Paiva Cardoso Ligação à página pessoal de João Manuel Paiva Cardoso
Sigla: JMPC
Código: 449856
Estado: Ativo
ORCID http://orcid.org/0000-0002-7353-1799
Email Institucional: jmpc@fe.up.pt
Email alternativo: jmpc@acm.org
Voip: 3234
Salas: J204 , I137

Funções

Categoria: Professor Catedrático
Carreira: Pessoal Docente de Universidades
Grupo profissional: Docente
Departamento: Departamento de Engenharia Informática

Cargos

Cargo Data de Início
Diretor de Departamento Departamento de Engenharia Informática 2017-07-26
Membro do Conselho de Departamento Departamento de Engenharia Informática 2014-12-02
Membro da Comissão Cientifica Programa Doutoral em Engenharia Informática 2015-02-26

Apresentação Pessoal

João M. P. Cardoso received a 5-year Electronics Engineering degree from the University of Aveiro in 1993, and an MSc and a PhD degree in Electrical and Computer Engineering from the IST/UTL (Technical University of Lisbon), Lisbon, Portugal in 1997 and 2001, respectively. He is currently Associate Professor at the Department of Informatics Engineering, Faculty of Engineering of the University of Porto, Porto, Portugal and a research member of INESC TEC. Before, he was with the IST/UTL (2006-2008), a senior researcher at INESC-ID (2001-2009), and with the University of Algarve (1993-2006). In 2001/2002, he worked for PACT XPP Technologies, Inc., Munich, Germany.

He has been involved in the organization of various international conferences. He was general Co-Chair of IEEE/IFIP EUC’2015 and IEEE CSE’2015, General Chair of FPL’2013, General Co-Chair of ARC’2014 and ARC’2006, Program Co-Chair of RAW’2010, and Program Co-Chair of DASIP’2014. He served as a Program Committee member for many international conferences. He is co-author of one Springer book, co-editor of two Springer Books and three Springer LNCS volumes. He has (co-)authored over 150 scientific publications (including journal/conference papers and patents) on subjects related to compilers, embedded systems, and reconfigurable computing. He is the technical manager of the H2020 FET-HPC project ANTAREX. He has participated in a number of research projects: as co-scientific coordinator of the FP7 EU-funded project REFLECT (2010-2012), and as coordinator of a number of national funded projects.


He is a senior member of IEEE, a member of IEEE Computer Society, and a senior member of ACM.

His research interests include compilation techniques, domain-specific languages, reconfigurable computing, application-specific architectures, and high-performance embedded computing.

Investigação

Categoria: Membro Integrado
Centro de Investigação e Desenvolvimento: INESC TEC - INESC Tecnologia e Ciência
Instituto de Interface: Instituto de Engenharia de Sistemas e Computadores, Tecnologia e Ciência
Recomendar Página Voltar ao Topo
Copyright 1996-2017 © Faculdade de Engenharia da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z  I Livro de Visitas
Página gerada em: 2017-09-25 às 19:38:29