Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Você está em: Início > Publicações > Visualização > A boundary scan based one channel timing analyser

Publicações

A boundary scan based one channel timing analyser

Título
A boundary scan based one channel timing analyser
Tipo
Artigo em Livro de Atas de Conferência Internacional
Ano
1999
Autores
Gustavo Costa Alves
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Sem AUTHENTICUS Sem ORCID
José Martins Ferreira
(Autor)
FEUP
Ata de Conferência Internacional
Páginas: 101-105
Internatinal On-Line Testing Workshop IOLTW'99
Rhodos, Grécia, 5 a 7 de Julho de 1999
Classificação Científica
CORDIS: Ciências Tecnológicas > Engenharia > Engenharia electrotécnica
FOS: Ciências da engenharia e tecnologias > Engenharia electrotécnica, electrónica e informática
Outras Informações
Abstract (EN): The boundary scan test infrastructure is now widely implemented in the integrated circuit market, especially in the microprocessor and Application-Specific Integrated Circuit arena. While the structural test of printed circuit boards has been considered the driving force behind its broad acceptance, the test community has also addressed the issues of prototype debug and validation. However, the more demanding requirements associated with these issues are not sufficiently covered by the mandatory and optional operating modes described in the IEEE 1149.1 standard, especially for debugging problems associated with real-time operations. Previous work has focused on this problem, having resulted in a new set of user-defined optional instructions addressing the use of the BS register to store in real-time a sequence of contiguous vectors, captured at its parallel inputs without / until / after a certain condition is found. In this paper we describe the trade-off between input channels and storage capacity, by proposing a new operating mode where the BS register is used to capture / store an n-bit sequence captured at one single functional pin, thus acting similarly to a one-channel timing analyser. This non-intrusive operating mode may also be used for field diagnosis and other on-line operations.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Nº de páginas: 5
Tipo de Licença: Clique para ver a licença CC BY-NC
Documentos
Nome do Ficheiro Descrição Tamanho
40.C-IOLTW_1999_52273 A Boundary Scan Based One Channel Timing Analyser 279.60 KB
Publicações Relacionadas

Dos mesmos autores

From Design-for-Test to Design-for-Debug-and-Test: Analysis of Requirements and Limitations for 1149.1 (1999)
Artigo em Livro de Atas de Conferência Internacional
Gustavo Costa Alves; José Martins Ferreira
From circuit simulation to circuit verification: an internal+boundary-scan-based solution (2000)
Artigo em Livro de Atas de Conferência Internacional
Gustavo Costa Alves; Marcelo Lubaszewski; Margrit Krug; José Martins Ferreira
Experimenting the 1149.1 and 1149.4 test infrastructures in a Web-accessible remote Lab (without Plug-ins!) (2001)
Artigo em Livro de Atas de Conferência Internacional
Gustavo Costa Alves; Ricardo Costa; André Fidalgo; José Martins Ferreira
Dynamically rotate and free for test: the aath for FPGA concurrent test (2001)
Artigo em Livro de Atas de Conferência Internacional
Manuel Gericota; Gustavo Costa Alves; José Martins Ferreira
DRAFT: An On-line Fault Detection Method for Dynamic and Partially Reconfigurable FPGAs (2001)
Artigo em Livro de Atas de Conferência Internacional
Manuel Gericota; Gustavo Costa Alves; Miguel L. Silva; José Martins Ferreira

Ver todas (7)

Recomendar Página Voltar ao Topo
Copyright 1996-2025 © Faculdade de Direito da Universidade do Porto  I Termos e Condições  I Acessibilidade  I Índice A-Z
Página gerada em: 2025-11-12 às 16:06:27 | Política de Privacidade | Política de Proteção de Dados Pessoais | Denúncias | Livro Amarelo Eletrónico