Saltar para:
Logótipo
Comuta visibilidade da coluna esquerda
Você está em: Início > Publicações > Visualização > Board-Level BIST Based on the 1149.1 Standard

Board-Level BIST Based on the 1149.1 Standard

Título
Board-Level BIST Based on the 1149.1 Standard
Tipo
Artigo em Livro de Atas de Conferência Internacional
Ano
1993
Autores
José Martins Ferreira
(Autor)
FEUP
Gustavo Alves
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Sem AUTHENTICUS Sem ORCID
J. Ramalho
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Sem AUTHENTICUS Sem ORCID
Manuel Gericota
(Autor)
Outra
A pessoa não pertence à instituição. A pessoa não pertence à instituição. A pessoa não pertence à instituição. Sem AUTHENTICUS Sem ORCID
Ata de Conferência Internacional
20ª CAVE (Computer Aided VLSI for Europe) Workshop
Dresden, Alemanha, 17 - MAIO - 1993
Classificação Científica
CORDIS: Ciências Tecnológicas > Engenharia > Engenharia electrotécnica
FOS: Ciências da engenharia e tecnologias > Engenharia electrotécnica, electrónica e informática
Outras Informações
Abstract (EN): The progress in the fields of miniaturisation (surface mount technology, large pin count ICs, etc.) and integration density (due to feature size reduction, and exploited by the availability of highly sophisticated CAD design tools) has made it possible to design very complex printed circuit boards (PCBs), which present very high testability requirements. Boundary Scan design and test is now largely accepted as one of the most promising solutions for this challenge, with an increasing number of off-the-shelf BST components becoming available, and easy-to-use software tools which automate the development of the boundary scan infrastructure for ASIC design. Board-level test, which was the main driving force behind the development of the BST standard, is however still waiting for an integrated family of components able to address three main requirements: the test of non-BST clusters, analog I/O interface, and board-level BIST capability. Proposed solutions for these problems have been published and some components are available, but a much larger offer for board-level designers is still required. This paper proposes a board-level BIST strategy based on three types of testability building blocks: the interface to non-BST digital I/O nodes, the interface to analog I/O nodes, and a dedicated test processor providing the board-level test capability. It is shown that, by following careful design rules, it is possible to implement all the proposed building blocks in medium-complexity programmable logic devices (PLDs) widely available, therefore providing a low-cost and maximum-flexibility solution for board-level BIST. Moreover, and since these testability blocks were implemented using a simple and powerful hardware design language (HDL), any changes due to specific board requirements can easily be made.
Idioma: Inglês
Tipo (Avaliação Docente): Científica
Tipo de Licença: Clique para ver a licença CC BY-NC
Documentos
Nome do Ficheiro Descrição Tamanho
4.P-CAVE_1993_52338 Board-Level BIST Based on the 1149.1 Standard 389.06 KB
Publicações Relacionadas

Dos mesmos autores

Software: Implementação e Verificação, relatório n.º 4 do projecto PMCT/C/TIT/937/90 (1991)
Relatório Técnico
J. Tavares; Gustavo Alves; Manuel Gericota; J. Ramalho; José Martins Ferreira
Hardware: Implementação e Verificação, relatório n.º 3 do projecto PMCT/C/TIT/937/90 (1991)
Relatório Técnico
Gustavo Alves; J. Tavares; Manuel Gericota; J. Ramalho; F. Pinto; José Martins Ferreira
Sistema Modular para o Teste de Cartas de Circuito Impresso com BST (1993)
Artigo em Livro de Atas de Conferência Nacional
Gustavo Alves; Manuel Gericota; J. Ramalho; José Martins Ferreira
An HDL-based approach to BIST of 1149.1 - compatible boards (1993)
Artigo em Livro de Atas de Conferência Internacional
José Martins Ferreira; Gustavo Alves; J. Ramalho; Manuel Gericota
Recomendar Página Voltar ao Topo
Copyright 1996-2025 © Centro de Desporto da Universidade do Porto I Termos e Condições I Acessibilidade I Índice A-Z
Página gerada em: 2025-12-07 às 08:43:10 | Política de Privacidade | Política de Proteção de Dados Pessoais | Denúncias | Livro Amarelo Eletrónico